当前位置:首页 >> 数学 >>

数电试卷(08-09B)


学院领导 审批并签名

A/B 卷

广 州 大 学 08-09 学 年 第 二 学 期 考 试 卷
课程 数字电路
学院

考试形式(开/闭卷,考试/查)
学号 姓名

物理与电子工程学院 系 电子信息 专业 电子 班级 072

题次 分数 评分

一 10

二 30

三 40

四 20













总分 100

评卷人

黎 芳

一、填空题(本大题共 10 小题,每空 1 分,共 10 分) 请在每小题的空格中填上正确答案。错填、不填均无分。 1.(48.5)10=(_______)8421BCD。 2.基本逻辑运算有________、或、非 3 种。 3.描述逻辑函数各个输入变量的所有取值和输出函数值对应关系的表格叫________。 4.函数 Y=AB+AC 的最小项表达式为________。 5.OC 门称为集电极开路门,多个 OC 门输出端并联到一起可实现_______功能。 6.3 线-8 线译码器 74LS138 处于译码状态时,当输入 A2A1A0=001 时,输出 Y7 ~ Y0 =________。 7.能够将 1 个输入数据,根据需要传送到 m 个输出端的任何一个输出端的电路叫________。 8.对于 T 触发器,当 T=________时,触发器处于保持状态。 9.某计数器的输出波形如图 1 所示,该计数器是________进制计数器。

图1 10.模数转换器(ADC)两个最重要的指标是转换精度和________。 二、单项选择题(本大题共 15 小题,每小题 2 分,共 30 分) 在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。错选、 多选或未选均无分。 1.下列各组数中,是 8 进制的是( )

1

A.27452 C.47EF8

B.63957 D.37481 )

2.用 0、1 两个符号对 100 个信息进行编码,则至少需要( A.8 位 C.9 位 3.和逻辑式 A +ABC 相等的式子是( A.BC C.A ) B.1+BC D. A +BC ) B.7 位 D.6 位

4.函数 F=AB+BC,使 F=1 的输入 ABC 组合为( A.ABC=000 C.ABC=101 5.逻辑函数 F=AB+B C 的反函数 F =( A. (A +B ) ( B +C) C. A + B +C )

B.ABC=010 D.ABC=110

B. (A+B) (B+ C ) D. A B + B C )

6.一只四输入端或非门,使其输出为 1 的输入变量取值组合有________种。( A.15 C.7 B.8 D.1 )

7.将 TTL 与非门作非门使用,则多余输入端应做________处理。( A.全部接高电平 C.全部接地

B.部分接高电平,部分接地 D.部分接地,部分悬空

8.某集成电路芯片,查手册知其最大输出低电平 UOLmax=0.5V,最大输入低电平 UILmax=0.8V,最小输 出高电平 UOHmin=2.7V,最小输入高电平 UIHmin=2.0V,则其低电平噪声容限 UNL=( A.0.4V C.0.3V 9.下列电路中,不属于组合逻辑电路的是( A.译码器 C.寄存器 10.多谐振荡器可产生( A.正弦波 C.三角波 ) B.矩形脉冲 D.锯齿波 ) B.0.6V D.1.2V ) B.全加器 D.编码器 )

11.一个 4 位的二进制加计数器,由 0000 状态开始,经过 25 个时钟脉冲后,此计数器的状态为( A.1100 B.1000
2

C.1001 12.能起定时作用的电路是( A.施密特触发器 C.多谐振荡器 )

D.1010

B.单稳态触发器 D.译码器 )位

13.一个 5 位地址码、8 位输出的 ROM,其存储矩阵的容量为( A.48 C.40 B.64 D.256

14.某 8 位 D/A 转换器,当输入全为 1 时,输出电压为 5.10V,当输入 D=(00000010)2 时,输出电压为( A.0.02V C.0.08V ) B.0.04V D.都不是 )

15.PAL 是一种________的可编程逻辑器件。( A.与阵列可编程、或阵列固定 C.与、或阵列固定

B.与阵列固定、或阵列可编程 D.与、或阵列都可编程

三、分析题(本大题共 5 小题,每小题 8 分,共 40 分) 1.用图形法将下列逻辑函数化成最简“与或”式。 (∑d 为约束项之和) F(A,B,C,D)=∑m(5,6,7,8,9)+∑d(10,11,12,13,14,15) 2.分析图 2 所示电路的逻辑功能。列出真值表,写出电路输出函数 S 的逻辑表达式。

图2 3.由与非门组成的基本 RS 触发器如图 3 所示。已知输入端 S D , R D 的电压波形,试画出与之对应的 Q 和
Q 的波形。

3

图3 4.分析图 4 所示同步时序逻辑电路。要求: (1)写出各级触发器的驱动方程(激励函数) ; (2)写出各级触发器的状态方程; (3)列出状态转移表; (4)画出状态转移图; (5)描述逻辑功能。 图4 5.由集成定时器 555 构成的电路如图 5 所示,请回答下列问题。 (1)构成电路的名称; (2)画出电路中 A、B 两点对应的波形。

图5 四、设计题(本大题共 2 小题,每小题 10 分,共 20 分) 1.用与非门设计一组合电路,其输入为三位二进制数,当输入能被 2 或 3 整除时,输出 F=1,其余情况 F=0。 (设 0 能被任何数整除) 2. 用同步四位二进制计数器 74161 构成初始状态为 0100 的九进制计数器。 画出状态转换图和连线图。 74161 的逻辑符号和功能表分别见图 8 和表 1。

4


赞助商链接
相关文章:
更多相关标签: