当前位置:首页 >> 工学 >>

Atium Designer绘图实习报告










实习名称 专业班级 姓 学 名 号

计算机绘图实习

成 绩 评 定
考核 内容 成 绩 实习 表现 实习 报告 实习 考核 综合评 定成绩

电气与信息学院
和谐 勤奋 求是 创新

实习考核和成绩评定办法 1. 实习成绩的考核由指导教师根据实习表现、实习报告、实习成果、现场操作、设计、 口试或笔试等几个方面,给出各项权重,综合评定。该实习考核教研室主任审核, 主管院长审批备案。 成绩评定采用五级分制,即优、良、中、及格、不及格。 参加本次实习时间不足三分之二或旷课四天以上者,不得参加本次考核,按不及格 处理。 实习结束一周内,指导教师提交实习成绩和实习总结。 实习过程考核和实习成绩在教师手册中有记载。 实习报告内容 实习报告内容、格式各专业根据实习类别(技能实习、认识实习、生产实习、毕 业实习等)统一规范,经教研室主任审核、主管院长审批备案。

2. 3. 4. 5.

注: 1. 实习任务书和实习指导书在实习前发给学生,实习任务书放置在实习报告封面后和正文目录前。 2. 为了节省纸张,保护环境,便于保管实习报告,统一采用 A4 纸,实习报告建议双面打印(正文
采用宋体五号字)或手写,右侧装订。

10/11 学年第一学期 计算机绘图实习任务书

一、

实习目的

能够应用绘图软件把所学专业课程中的各种元器件以及电路图熟练绘制;熟练应用软 件创建新的元器件以及创建元件库;掌握计算机绘图的方法、技巧;提高学生计算机绘图的 综合能力,使学生在完成设计能力基础上,提升计算机绘图水平,培养学生的综合设计以及 绘图能力。 二、 实习内容

掌握绘图软件设计基础、设计环境、绘图环境、文件管理概述;掌握原理图设计基础、 设计步骤、设计工具;掌握原理图设计、装载元件库、放置元件及位置调整;掌握高级绘图 知识、元件编辑、绘图工具、电气法则测试;掌握制作元件与建立元件库、元件库的编辑管 理;掌握生成报表及出图、网络报表、元件列表、打印出图、pcb 设计等内容。 三、 时间安排 星期 四 五 一 二 三 四 五 四、 实习要求 具 体 内 容

设计基础、设计环境、原理图设计基础、设计工具 电路原理图设计环境、参数设置、元器件编辑、高级绘图知识 绘制实际电路图、制作元件、建立元件库 绘制实际电路图、生成报表 成图、原理图输出、Pcb 窗口管理及基本操作 Pcb 编辑环境及 pcb 设计 上机考试、整理实习日志以及撰写实习报告

实习期间,严格遵守课堂纪律,不许迟到、早退;实习期间,学习态度端正,认真上机 练习;熟练掌握绘图软件的应用方法;完成实习日志及实习报告各一份,内容充实,写出实 习的体会与收获;实习报告打印成文。

计算机绘图实习

目 录
第一章 Altium 系统 ....................................... 1 第二章 原理图 ............................................ 3 一、原理图设计 ........................................ 3 二、原理图元件库及其设计 .............................. 4 第三章 PCB 图 ............................................ 4 一、PCB 元件设计....................................... 4 二、PCB 元件库元件设计................................. 5 第四章 问题及解决方法 .................................... 6 一、排除器件封装找不到的这种问题 ...................... 6 二、在 Altium Designer 中编辑集体整批修改功能 .......... 6 第五章 实习作业 .......................................... 7 一、电阻、电容、电感电路 .............................. 7 二、接触式防盗报警点电路 .............................. 8 三、电子琴电路 ........................................ 9 四、开发板电路 ....................................... 11 实习心得 ................................................ 14

计算机绘图实习

第一章 Altium 系统
Altium(前称 Protel International Limited)有限公司由 Nick Matrin 于 1985 年在 塔斯马尼亚岛的霍巴特成立,用来开发基于计算机的软件来辅助进行印制电路板(PCB)设 计。公司所推出的第一套 DOS 版本 PCB 设计工具被澳大利亚电子行业广泛接受,到 1986 年 中期, Altium 公司开始通过销售商向美国和欧洲出口设计包。 随着 PCB 设计包的成功, Altium 开始扩大产品范围,所生产的产品包括原理图输入、PCB 自动布线以及自动 PCB 元件布局软 件。 Protel 是目前 EDA 行业中使用最方便, 操作最快捷,人性化界面最好的辅助工具。 在中国用得最多的 EDA 工具,电子专业的大 学生在大学基本上都学过 protel 99se,所 以学习资源也最广,公司在招聘新人的时候 用 Protel 新人会很快上手。 Altium 声称中 国有 73%的工程师和 80%的电子工程相关专 业在校学生正在使用其所提供的解决方案, 而目前正版率只有 3%左右。 2008 年夏天,Altium 公司对 Altium Designer 6 进行了 8 次大的改进的基础上, 推出了 Altium Designer Summer 08。Altium Designer Summer 08(简称:AD7) 将 ECAD 和 MCAD 两种文件格式结合在一起,Altium 在其最新版的一体化设计解决方案中为 电子工程师带来了全面验证机械设计(如外壳与电子组件)与电气特性关系的能力。 还加 入了对 OrCAD 和 PowerPCB 的支持能力。 Altium Designer Summer 08 在 FPGA 开发方面有以下主要特点。 (1)支持不依赖于 FPGA 厂商即各个厂商通用的数字系统开发。 Altium Designer Summer 08 支持 NanoBoard 开发器。NanoBoard 开发器标准配置 有两块可以选择的 FPGA 子板,分别为:Altera Cyclone(EP1C12-Q240C7)和 Xilinx Spartan IIE(XC2S300E-PQ208C),由于各个厂家不同芯片引脚有些不同,Altium Designer summer 08 提供了一个可以定义引脚之间连接的约束文件(Constrain Files),可以定义不同 FPGA 与 PCB 上的引脚对应关系。这样就可在 NanoBoard 上将 设计好的 FPGA 逻辑关系换烧到不同的厂家生产的不同系列的 FPGA 上;就可以依赖于 不同厂商的 FPGA 而进行开发,这一点在实际开发中有很大的好处。 Altium Designer summer 08 实现了跨厂家 FPGA 设计,以前 FPGA 每一个厂家每 一 个 系 列 的 FPGA 设 计 都 需 要 有 专 门 对 应 的 下 载 工 具 , 但 是 现 在 Altium Designer summer 08 克服了这种麻烦,实现了不受芯片厂家型号约束的设计方法。 (2)丰富的原理图库,有大量的预综合元件,包括处理器。 在原理图库里有大量预综合的元器件,设计者可以调用到 FPGA 设计上。包括很多 IP 模块可以直接调用。有大量免费使用的 IP 库可以放心使用。在设计中需要的元件
1

Altium Designer

基本上都可以在 IP 库里找到,包括 51 核和 DSP 模块等。这给 IP 资源复用(IP Reuse) 带来了很大的方便。 IP 资源复用(IP Reuse)是指在集成电路设计过程中,通过继承、共享或购买所 需的智力产权内核,然后再利用 EDA 工具进行设计、综合和验证,从而加速流片设计 过程,降低开发风险。IP Reuse 已逐渐成为现代集成电路设计的重要手段,在日新月 异的各种应用需求面前,超大规模集成电路设计时代正步入一个 IP 整合的时代。 Altium Designer summer 08 把 FPGA 设计上升到 IP 核上来,可以不用以前的 HDL 语言进行描述。这就降低了 FPGA 设计的门槛。 (3)在工程的设计和调试阶段都支持原理图导向设计方法。 开发系统提供原理图设计,在设计阶段可以方便模块之间的连接;在调试阶段可 以很清楚地看出各模块之间的逻辑关系,方便调试。 以 FPGA 为核心的 PLD 产品是近几年集成电路中发展得最快的产品。随着 FPGA 性 能的高速发展和设计人员自身能力的提高,FPGA 将进一步扩大可编程芯片的领地,将 复杂专用芯片挤向高端和超复杂应用。随着处理器以 IP 的形式嵌入到 FPGA 中,ASIC 和 FPGA 之间的界限将越来越模糊,未来的某些电路板上可能只有这两部分电路:模拟 部分(包括电源)和一块 FPGA 芯片,最多还有一些大容量的存储器。由于芯片设计的 复杂性和产品面市时间对于保证终端市场的成功率至关重要,设计师不断寻求缩短设 计周期的方法,以及更有效的设计方式。随着我们步入系统级芯片时代,利用 IP 内核 和可编程逻辑进行设计复用显得日趋重要。 (4)丰富的虚拟仪器。 虚拟逻辑分析仪、虚拟频率发生器、频率计数器、I/O 模块、ROM 仿真器,为嵌入 式系统开发提供很大的便利。 虚拟仪器可以对 FPGA 里面的模块或模块与模块之间的逻 辑关系进行测试检验。 (5) 为了方便在 FPGA 上设计嵌入式系统, Altium Designer 6.0 完全综合了 Altium 独特的基于 FPGA 的现场设计开发板——NanaBoard(Nano-level Breadoard)和一系 列的混合到原理图层的 FPGA 物理设备。一旦设计被综合并下载到 NanaBoard,设计者 就可利用 JTAG 通信技术对任何核进行通信和控制。 JTAG 是 Joint Test Action Group 的缩写,是一个国际标准(IEE 1149.1-2001)。 是为了测试 PCB 开发的。利用 JTAG 可以对芯片进行边界扫描仿真。但是边界扫描仿真 器不能提供真实的路径, 因为 JTAG 逻辑没有通向内部地址和数据线单元。 一般的 JTAG 仿真不能看到内部的逻辑情况。而 Altium Designer 6.0 利用其软链——Nexus 链, 可以使用虚拟仪器看清 FPGA 的内部构造并对其进行调试。在开发调试过程中,可以很 方便地看清楚 FPGA 内部的情况,也可以实时地观察 FPGA 发生的情况,而且在 Altium Designer 6.0 平台上可以看到 FPGA 里面烧写进去的模块。 (6)支持软硬件并行开发,克服以往嵌入式系统软硬件开发的串行开发形式中的 缺点。这种方法必将成为以后 FPGA 开发的主流方法。 传统的嵌入式开发流程是:系统级设计→PCB 板硬件制作→硬件调试→嵌入式软 件开发→软件调试→整个系统的软硬件综合调试, 发现问题后再从流程开始检查调试。
2

计算机绘图实习

这是一个串行的开发流程,造成的问题是一个系统开发时间过长和调试不方便,发现 问题再修改会很麻烦。现在很多嵌入式开发存在的问题是,在硬件开发阶段,那些软 件开发工程师无从下手,非得等硬件 PCB 板做出来才可以基本进行开发,从而浪费了 人力和时间。而 Altium Designer summer 08 提供了一个软硬件并行的开发方法。当 系统级设计完成以后,PCB 板硬件工程师可以进行制作板子,嵌入式软件工程师可以 进行芯片级的嵌入式软件开发,而到最后调试时出现问题可以很方便地进行软硬件各 自的修改。 为适应日新月异的电子设计技术,Altium 于 2009 年 7 月在全球范围内推出最新 版本 Altium Designer Summer 09 (Protel 系列软件最新版本)。Summer 09 的诞生延 续了连续不断的新特性和新技术的应用过程。这款最新的更新程序将进一步增强您的 能力,让您能够在更短的“设计到制造”周期内生产更为尖端、更具创新性的电子产 品。

第二章 原理图
一、原理图设计
在实习中,我们所使用的为 Altium Designer ,即完整的板级系统设计平台 。在原理 图的设计中,按照以下过程完成原理图的设计。 首先在 DXP 主页面下(打开软件时缺省设置就出现 DXP 主页,如果不是,可以通过 左键点击 View\Home 来打开 DXP 主页) ,用鼠标左键点击 File\ New\ Project\PCB Project, 左边的工程资源管理器中就出现了一个名为 PCB_Project1. PrjPCB 的 PCB 工程, 可以通过 左键点击 File\Save Project as 来改变项目的保存路径和项目名称。在项目名称上右键点击, 在引处的菜单中选择 Add new to Project\Schematic,这样, 在当前的工程当中添加了一个新的

原理图文件 Sheet. schDoc, 原理图文件上右键点击,在引处的菜单中选择 Save as 来改变原 理图名称和保存路径。 我们在一个 PCB 工程中添加了一张空白的原理图之后。 在原理图的下方偏右的边框上, 左键点击 System\Libraries,打开库文件,在库文件的面板里左键点击 Libraries 可以对当前使 用的库文件进行添加,移出和排序。接下来,要从元器件库中拖出我们需要的元器件,用线 把它们了连起来,完成原理图设计。从元器件库选中需要的元器件,按 Place 或拖出我们需 要的元器件,左键点击 Place\Bus 和 Plaec\Wire ,用线或总线把它们连起来,并且给所有的元
3

Altium Designer

器件加上相应的标号,保存完成原理图设计。 (要注意的是,因为还要进行 PCB 设计,所 以选的器件最好有相应的 Footprint 封装。 ) 完成原理图设计后,左键点击原理图名称,在引出的菜单中左键点击 Compil Documentxxx.SCHDOC ,(xxx 是用户自己定义的文件名),对这个原理图文件进行编译,如 果有什么错误信息就会自动启动消息窗口(Message) ,来提示用户那里有什么样的错误。经 检查没有错误后,保存原理图。

二、原理图元件库及其设计
通常原理图中所需的原件都可以在软件的元件库中直接找到,但我们所做的原理图中, 所需要用到的芯片,无法直接在元件库中查找到时,则需要设计原件。 首先在项目名称上右键点击, 在引处的菜单中选择 Add new to Project\Schematic Library, 并按上面所讲的方法来改变新文件的名称和保存路径。在界面的上方菜单栏中点击 Place 选 择符合芯片的形状图标,页面出现十字标符,鼠标移动至页面中心,使十字中心与页面网格 的版块分界点重合。 适当调整设计的原件大小, 并在 Place 中选择 Pin 来为芯片添加管脚 (管 脚的 Display Name 需要和元件的管脚标号一致) 完成原理图的绘制后, 。 点击 Tools\New Part 即可按同样的方法绘制出其余部分。再通过 SLH Library 界面中双击 component 改变所设计 的元件的 Default 和 Physical component,添加名称确认没有其他错误后,保存元件设计图。 新设计的元件可以在原理图的 Libraries 中按元件的保存名称找到。

第三章 PCB 图
一、PCB 元件设计
在 PCB 的设计中,首先在项目名称上右键点击,在引处的菜单中选择 Add new to Project\PCB,这样,在当前的工程当中添加了一个新的 PCB 文件 PCB1.PcbDoc,在 PCB 文件 上右键点击,在引出的菜单中选择 Save as 来改变 PCB 文件名称和保存路径。 左键点击 PCB 编辑器下方用来选择当前工作层的图标,选中 Keep-Out Layer,在当前 层上,选择 Place\Line 命令,在 Keep-Out Layer 层上画一个边框,作为我们的布局布线 的外围约束边框,保存文件和工程。在当前的 PCB 编辑器环境下,左键点击 Design\Import
4

计算机绘图实习

Changes From xxx..PrjPCB,会自动跳出来 Engineering Change Order 对话框,列出了对 PCB 文件加载网表的一些具体操作。添加的有:Componet Class(器件类),Components(器 件) ,Nets(网络连接) Rooms(空间) , 。确认没有什么错误就左键依次点击 Validate Changes , Execute Changes 两个按键,对话框的右边就会冒出来绿色的图标来表示所执 行的加载项目是正常的。点击 Close 关闭对话框。把网表加载到这个 PCB 文件中之后。在 当前的 PCB 编辑器环境下,连续按下键盘上的 PgDn 按键,缩小 PCB 画面,就可以发现,元 器件已被加载到当前的 PCB 文件中, 并且每个元器件类中的器件自动放在一个空间中,移 动这个空间,把这个空间中的器件一起移动 PCB 板上,放到合适的位置,再删除这个空间。 把器件一起移动 PCB 板上,放到合适的位置,接下来,逐一对器件位置进行调整。移动鼠 标来拖动这个器件到合适的位置。再单击鼠标左键选择 Design\Rules,在选择相应的规则 (在出现的对话框中点击 Width 并添加新的 Width.分别在 where the First Object Matches 中选中 Net 的 VCC 和 GND 并制定 Min Width,Preferred Width,Max Width 为 15mm,确定中 点击 OK.) 然后通过 Auto Route\All\Route All 让软件自动布线。 再单击 Tools\Teardrops, 并选择 Place\Polygon Plane,为 PCB 封装覆铜 (覆铜需要分别在 Top layer 和 Bottom layer 两层完成并在生成的对话框中 Connect to net 中选择 GND,并在 Remove Dead Copper 中画 √,点击确定后在对应图层画出所需覆铜的边框) 。在当前的 PCB 编辑器环境下,左键点击 Tools\Design Rule Checker,在冒出来的对话框上左键点击 Run Design Rule Check 按键,

可以输出一个当前文件的违反规则报告, 详细列出在那个位置违反了那个规则。 经检查没有 错误后,保存 PCB 图。

二、PCB 元件库元件设计
PCB 设计图的成功导出需要保证每个零件都有其对应的 Footprint 封装。但在我所做 的设计中,自己绘制的芯片并没有封装图。所以需要使用软件中的 PCB Library 自己绘制其 封装图。为元件添加封装图有直接绘制,向导,以及直接在元件属性中按管脚类型和数目查 找等多种方式。 我所选择的是向导。首先在项目名称上右键点击,在引处的菜单中选择 Add new to Project\PCB Library,并按上面所讲的方法来改变新文件的名称和保存路径。然后在页面上方 的菜单栏中选择 Tools\Component Wizard 即会出现一个新的对话框。点击 Next,再根据元 件需要设置其他要求完成一项设定后点击 Next。我需要的是 16-DIP 管脚的芯片。设置后为 芯片封装更名。再点击 finish。当前 PCB Library 编辑页面即会出现相应的封装图。再点击
5

Altium Designer

保存。

在 Schematic 界面中,双击需要添加 Footprint 封装的元件,出现原件属性的对

话框, 在对话框中的 Models 版块选择 Add\OK\Browse.并在 Libraries 栏中选择你预先设计好 的封装图的保存文件名,找到封装图点击 OK 完成添加。

第四章 问题及解决方法
一、排除器件封装找不到的这种问题
有时, 很明显所需要的封装已经存在与当前的库中了,却还是有这种错误。 如果有 Footprint Not Found xxxxx , (xxxxx 代表某种类型的封装)这种错误, 是因为在原理图 中这个器件符号对应一个指定的 PCB 器件封装,而这个 PCB 器件封装在一个指定的 PCB 封装库文件中,而这 PCB 封装库文件不在当前项目中,也不在以经安装了的当前库中。解 决这种问题有多种方法。我们可以在原理图中找到这个器件符号,左键双击器件符号, 则 跳出符号的属性界面,在符号的属性界面的右下方 Models 部分中双击 Footprint 字符,则 跳出 PCB Model 界面,在这个界面中部将 PCB Library 框中的选项改为 Any 即可。

二、在 Altium Designer 中编辑集体整批修改功能
Altium Designer 提供了非常强大搜索修改功能, 有 List 和 Inspector 等对话 框,可以在原理图或PCB 文件中对器件进行集体修改。在原理图文件中,左键选中器件,右 键点击, 在拖出的菜单里左键选中Find Similar Objects, 则出现选中界面, 在这个界面里, 所有的选项都可以设置为约束条件来进行查找,比如, 在 Description行,在ANY 栏里点 一下,在Any 旁的箭头的选项中选为SAME,点击OK,就可以找出所有同一个描述的器件;针 对管脚,元件名等不同项目实现集体修改。大大提高工作效率。

6

计算机绘图实习

第五章 实习作业
一、电阻、电容、电感电路
V C C V C C 1 L 1

L

R

1

2

R

C

1

C

G

N

D

G

N

D

1

7

2

2

M

1

R

R

2

1

R

R

4

3

1

3

2

4

7

5

6

8

L

U

F 1

3

5

6

N

D

1

G

N

D

C

二、接触式防盗报警点电路

1

R

5

Q

C

1

2

Altium Designer

8
R 6 G V N C D 1 Q C K R 2 7 R R C 9 8 3 1 2 5 6 4 NE555P U G TRIG CVOLT THR RST 2 N D DISC V O U C T C 3 7 8 C 4 G V N C D C Speaker P 1 2 1

G

N

G

D

N

D

3

C

3

C

G

0 7 6

0

P

P

N

F D 1 R

F

G

0 3 1

N

K 1 R

D

0

1. 直插式
1 SW-PB 1 S 2 0 u C 6 K F 1 4 R XTAL 7 2 0.1uF Y 1 0 C 2 V G C N C D 4 3 2 1 C G 0 5 N u LM386N-4 U D F 2 G 1 N 0 9 8 7 6 5 4 3 2 1 D AT80C2051 U 1 G P3.5 P3.4 INT1 INT0 XTAL1 XTAL2 P3.1 P3.0 RET N D GAIN GAIN B Y V P S P3.7 P1.0 P1.1 P1.2 P1.3 P1.4 P1.5 P1.6 P1.7 V 8 1 7 5 6 C V C C C 1 1 1 1 1 1 1 1 1 2 1 2 3 4 5 6 7 8 9 0 P P P P P P P P

三、电子琴电路

计算机绘图实习

9
V 1 1 1 1 1 1 1 1 C 0 1 2 3 4 5 6 7 C P 1 4 P P 1 1 7 6 SW-PB S SW-PB S SW-PB 9 8 G N D

C

G

4

N

4

D

C

7

3

0

0

P

4

F

7

u

F

Speaker

L

S

1

P

P

P

P

P

P

1

1

1

1

1

1

5

4

3

2

1

0

S

SW-PB

S

SW-PB

S

SW-PB

S

SW-PB

S

SW-PB

S

7

5

4

3

2

1

Altium Designer

2.贴片式

10

P

8

1

7

D LED1

1

1

1

0

8

P

7

1

9

Connector

D

J

6

1

LED1

D

1

P

6

1

5

1 P G LED1 D P P P

6

2

7

3

8

4

9

5

2

2

2

2

1.直插式

N 0 1 2 3 2

D

SW-SPST

S

SW-SPST

S

SW-SPST

S

SW-SPST

S

P

5

4

3

2

1

1

4

1

C

0 6

LED1

D

4

3

1

Pol3

Cap

C

G

P

4

0 3 N

1

0 D

3

p

F

LED1

D

4

P

3

1

G

R

TXD

2

N

X

四、开发板电路

D 1 1 1 1

D LED1

D

5

9

2

0

1

5

4

3

1

5

P

2

1

MAX232ACPE

U

1

G

R2OUT

R1OUT

T2IN

T1IN

C2-

C2+

C1-

C1+

2

N

LED1

D

D P

6

1

1

0

T2OUT

T1OUT

G LED1

D

R2IN V N V

R1IN

VEE

7

C D

D

C

D

P

P

P

P

P

P

P

P

0

0

0

0

0

0

0

0

6

8

1

7

1

1

2 7

6

5

4

3

2

1

0

3

4

V 6

1

C 1 Pol3 Cap C 1 Pol3 Cap C

7

3

2

4

5

8

9

0

1 C 0 2 1 0

Pol3

Cap

C

0 7 1 Pol3 Cap C 0 0

0 p 0 p F 0 F V p F 4 p

Amber-CC

Dpy

DS1

D

g

f

e

d

c

b

a

P

F C 1 2

C

P27

1

Pol3

Cap

C

0 5 XTAL Y

G 1 p

0

1

Res1

R

N

K 1

K

K

D

G

F

N led1

D

G

N 6

1

D 2N3904

Q

XTAL2

XTAL1

1 led1

G

P

P

P

P

P

P

P

P

ALE

P

VPP

P

P26

3

3

3

3

3

3

3

3

S

S

N 7 6 5 4 3 2 1 0 E T

P

P

P

P

P

P

P

P

计算机绘图实习

11
D 2 N 1 1 1 1 1 1 1 1 3 2 3 0 7 6 5 4 3 2 1 0 0 9 1 9 P80C31SBPN VSS P3.7/RD P3.6/WR P3.5/T1 P3.4/T0 P3.3/INT1 P3.2/INT0 P3.1/TxD P3.0/RxD ALE P EA/VPP RST S E N P1.1/T2EX P2.7/A15 P2.6/A14 P2.5/A13 P2.4/A12 P2.3/A11 P2.2/A10 P0.7/AD7 P0.6/AD6 P2.1/A9 P2.0/A8 P1.0/T2 P1.7 P1.6 P1.5 P1.4 P1.3 P1.2 2 2 2 2 2 2 2 2 8 7 6 5 4 3 2 1 3 3 8 7 6 5 4 3 2 1 2 3 P P P P P P P P P P P P P P P P P P 2 2 2 2 2 2 2 2 1 1 1 1 1 1 1 1 0 0 7 6 5 4 3 2 1 0 7 6 5 4 3 2 1 0 7 6 V G C N P P P P P P P P XTAL1 0 0 0 0 0 0 0 0 C D 7 6 5 4 3 2 1 0 9 Header P 20 Header 3 9 8 7 6 5 4 3 2 1 2 1 0 9 V C 8 7 6 5 4 3 2 1 P P C 2 2 0 1 9 Header P 20 Header 4 9 8 7 6 5 4 3 2 1 2 1 0 9

1

1

1

Res1

R 0

0

0

0

0

0

0

0

8

9

K 2

7

6

5

4

3

2

1

0

1

U G

led2

7

3

2

4

5

8

9

0

XTAL2

XTAL1

1 N

Amber-CC

Dpy

DS2

D 2N3904

Q

2

D

g

f

e

d

c

b

a

P

P25

K

K

1

Res1

R

K 3

P0.5/AD5

P0.4/AD4

P0.3/AD3

P0.2/AD2

P0.1/AD1

P0.0/AD0 G

led3

6

1

N

led2

D 2N3904

Q

V

3

C

C

3

3

3

3

3

3

4 P24

4

5

6

7

8

9

0

V

P

P

P

P

P

P

P

P

0

0

0

0

0

0

0

0

C 7 P P P P P P

6

5

4

3

2

1

0

0

0

0

0

0

0

C 1

Res1

R 1

5

4

3

2

1

0

K 4

7

3

2

4

5

8

9

0

led4 Amber-CC G Dpy

DS3

N

D

g

f

e

d

c

b

a

D 2N3904

Q

P

4

K

K

6

1

led3

XTAL2

P

P

P

P

P

P

TXD

R

P

P

P

P

P

P

P

P

P

P

P

P

P

P

P

P

P

3

3

3

3

3

3 X

S

1

1

1

1

1

1

1

1

0

0

0

0

0

0

0

0

7

6

5

4

3

2

T

7

6

5

4

3

2

1

0

7

6

5

4

3

2

1

0

D

1

7

3

2

4

5

8

9 0

P

1

1

1

1

1

1

1

1

1

1

9

8

7

6

5

4

3

2

1

8

7

6

5

4

3

2

1

0

Amber-CC

Dpy

DS4

D

g

f

e

d

c

b

a

P

K

K

P

P

P

P

P

P

P

ALE

VPP

P

P

P

P

P

P

P

P

V

2

2

2

2

2

2

S

0

0

0

0

0

0

0

0 C

2

3

4

5

6

7

E

7

6

5

4

3

2

1

0

6

1

C

N

P

led4

2

1

1

1

1

1

1

1

1

1

9

8

7

6

5

4

3

2

1

8

7

6

5

4

3

2

1

0

8

7

6

5

4

3

2

1

1 D

C

0

6 8

4

1

C

D

0 3 LED1 LED1 D LED1 D LED1 D LED1 D LED1 D LED1 D LED1

7

G

0

N

p

1

2

3

4

5

6

F

D

P17

P16

P15

P14

P13

P12

P11

P10

5

G

R

TXD

9

N

X

D

D

1

1

1

1

4

5

9

2

0

1

5

4

3

1

2.贴片式

8 U

MAX232ACPE

0 P P P P P P P P

1

3

G

R2OUT

R1OUT

T2IN

T1IN

C2-

C2+

C1-

C1+

2

N 0 0 0 0 0 0 0 0

7

D 7 6 5 4 3 2 1 0

1

1

1

2

7 0

3

2

4

5

8

9

6 Amber-CC Dpy DS1

T2OUT

T1OUT

R2IN V D g f e d c b a

R1IN

V

1

VEE

C P

D

C

D

P27

9

Connector

D

J

1

6

8

1

7

1

1

2

3 1 Res1 R

4

V 6

C K 1 K K

1

C

1

0

C 0

0 C led1

7 0

p 4

p

G

F 6 1

F

N

V D 2N3904 Q

C 1 led1

1

0

C

0

p

C

F P26

5

G

N

D 0 0 0 0 0 0 0 0

G 1 Res1 R

P

P

P

P

P

P

P

P

N K 2 7 6 5 4 3 2 1 0

D 1

led2

7 0

3

2

4

5

8

9

G

N

Amber-CC

Dpy

DS2

D 2N3904 Q

2

D

g

f

e

d

c

b

a

P

G

N P25

P20

P21

P22

P23

P24

P25

P26

P27

2

2

2

2

2

2

3

3

2

D

4

5

6

7

8

9

0

1

2

K

K

1

Res1

R

K 3

9

P2.0/A8 led3 6 1

P2.1/A9

P2.2/A10

P2.3/A11

P2.4/A12

P2.5/A13

P2.6/A14

P2.7/A15

VSS

G

P1.7

8 led2

N

P1.6

D 2N3904 Q

7

3

P17

P1.5

6 9

1

P16

P1.4

P3.7/RD

5 8

1

P15

P1.3

P3.6/WR

4 7 P P P P P P P P

1

P24

P14

P37

P1.2 0 0 0 0 0 0 0 0

P3.5/T1

3 6

1

7

6

5

4

3

2

1

0

P13 1 1 Res1 R

P36

P1.1/T2EX

P3.4/T0

2 5

1

K 4 7 3 2 4 5 8 9 0

P12

P35

Altium Designer

12
4 Amber-CC Dpy DS3 1 led4 P34 G 3 1 N D g f e d c b a P33 D 2N3904 Q P 1 1 4 P32 P31 4 3 P30 3 2 K K 2 1 1 6 1 led3 P P P P P P P P 0 0 0 0 0 0 0 0 7 6 5 4 3 2 1 0 1 7 3 2 4 5 8 9 0 P80C31SBAA U Amber-CC Dpy DS4 1 D g f e d c b a P K K 6 1 led4 V G C N P P P P P P P P XTAL1 XTAL2 P P P P P P TXD R P P P P P P P P P 0 X 0 0 0 0 0 0 0 C 3 3 3 3 3 3 S 1 1 1 1 1 D 1 1 1 7 6 5 4 3 2 1 0 7 6 5 4 3 2 T 7 6 5 4 3 2 1 0 D P 20 Header P 3 1 8 7 6 5 4 3 2 1 2 1 1 1 1 1 1 1 1 1 1 9 8 7 6 5 4 3 2 1 0 9 8 7 6 5 4 3 2 1 0 V C 8 7 6 5 4 3 2 1 P P P P P P P P P ALE VPP P P P P P P P P V C 2 2 2 2 2 2 2 2 S 0 0 0 0 0 0 0 0 C 0 1 2 3 4 5 6 7 E 7 6 5 4 3 2 1 0 C N P 20 Header P 4 2 8 7 6 5 4 3 2 1 2 1 1 1 1 1 1 1 1 1 1 9 8 7 6 5 4 3 2 1 0 9 8 7 6 5 4 3 2 1 0

P1.0/T2

P3.3/INT1

P11

P3.2/INT0

6

3

P10

P0.7/AD7

P3.1/TxD

7

3

P0.6/AD6

P3.0/RxD

8

3

P07

P0.5/AD5

9

3

P06

P0.4/AD4

NIC

0

4

P05

P0.3/AD3

NIC

1

4

P04

P0.2/AD2

NIC

2

4

P03

P0.1/AD1

NIC

EA/VPP

3

4

XTAL1

XTAL2

P02

P0.0/AD0

P

V

RST

S

ALE

P01

C

E

C

N

P00

4

2

2

1

3

3

3

V

4

1

0

0

N

5

2

3

C

T

E

C

S

S

P

VPP

P

ALE

XTAL1

XTAL2

2

1

XTAL

Y

1

1

Pol3

Cap

C

1

Pol3

Cap

C

0

1

0

2

0

0

p

p

F

F

G

N

D

9

Header

9

P

P

P

P

2

2

2

2

0

1

2

3

SW-SPST

S

SW-SPST

S

SW-SPST

S

SW-SPST

S

4

3

2

1

9

Header

9

G

N

D

计算机绘图实习

13

Altium Designer

实习心得
看着每天写的实习日志, 一页一页的记录着在这 7 天的所有点滴。这次计算 机绘图实习带给我们收获的不仅仅是怎么用 Altium Designer 画图,更多的收获 是在完成指导教师交代的任务后回望这一过程所历经的辛劳和喜悦, 以及感受的 充实和满足。而这些我更倾向把它们叫做成长。 从计算机绘图实习的开始, 我们每天以电脑为伴,时时刻刻思考着软件的每 个功能使用方法,以实现更好更快地绘出一个正确、完整、美观的 PCB 图。由于 软件系统的不稳定和在绘制过程中由于不熟练而造成的繁琐的问题以及自己在 软件上面天生不敏锐的神经, 这都让我一度感到很疲惫。而慢慢的开始通过向老 师请教和同学交流以及自己的摸索和尝试开始了解这个软件, 也不禁欣喜于哪怕 一点点的进步。随着时间的推移,越加了解了 Altium Designer 绘图软件的重要 性,因此,我必需利用有限的时间和这次来之不易的机会来学好这款软件。每天 坐在教室里,坐在自己的电脑前,玩弄着这款强大的软件。电脑自动布线完成后 后,看着不是十分满意的布线,便用手动布线去一点点调整,绞尽脑汁想着怎么 把板子布得漂亮, 为了更快更好的完成常常重复着一次又一次的布线动作,有时 甚至还有加班。而在这过程中大家一路相互的鼓励,一起笑笑闹闹,不觉之间时 间已经过的那么快。 最后看到大家辛劳工作的成果, 心中满满的都是自傲与成就。 当然在这些过程中也有很多因为仓促和马虎无法做的尽善尽美的地方。 说到感谢就不得不提到在这实习过程过给我们指导和帮助的老师, 在软件的 学习过程中, 你们孜孜不倦的传授给我们知识和经验,恨不得我们多知道一点再 多懂得一点,那样敬业的态度,让我们收获很多。还有一起实习的同学们,也是 因为你们才会让我感觉到实习原来也没那么漫长和艰辛。通过这次实习,培养了 我们独立思考、勇于克服困难、团队协作的精神,大家互帮互助在其中得到了很 大的加强。 以上是我对已经过去的计算机绘图实习的总结,总结是为了寻找差距,修订 目标,是为了今后更好的提高,通过不断的总结,不断的提高,我有信心在未来 的工作中更好的完成任务。

14


赞助商链接
相关文章:
Altium Designer 实习报告——刘云
Altium Designer 实习报告——刘云 - Altium Designer 实习报告 一、电池充电器 1、电路图: 2、元件制作: 3、程序编译: 二、收音、对讲机 1、电路图...
电子技术实习--Altium Designer
电子技术实习--Altium Designer - 中国地质大学(武汉) 电子技术实习报告 姓班学院专 名:__ 号:__ 号:_ 佟德_ 11075144 1000116 _ ...
计算机绘图实习报告
计算机绘图实习报告 - Altium Designer 08版计算机绘图实习报告。很详细很全面,包括实习作业、实习心得等。
altium designer 10画图心得
designer|altium designer 10画图心得_电子/电路_工程科技_专业资料。Altium designer 10 画图心得 1. 使用 AD10 设计 PCB 电路板走线时无法捕捉特征点 Design/boa...
Altium Designer绘图中的使用技巧
Altium Designer绘图中的使用技巧_电子/电路_工程科技_专业资料。AD6的20个常用的技巧和设置 Altium Designer 绘图中的使用技巧(网上收录后合并整理) 目录 (一) (...
altium designer报告_图文
在工程项目里建立并自行画出红外遥 控电子钟及 pcb 板,并有相关的画图及制板...使用Altium Designer绘制... 32页 3下载券 电子技术实习报告(5)之A... 8...
Altium Designer课设报告
宁德师范学院课程设计(论文) 题目名称课程名称学生姓名学系 、专号 51 最小系统原理图绘制及 PCB 板设计 Altium Designer 课程设计 业 物理与电气工程系电气工程...
快速学习Altium Designer 10绘制电路PCB板
快速学习Altium Designer 10绘制电路PCB板_电子/电路_工程科技_专业资料。帮助电子爱好者快速掌握电路绘图软件 快速学习 Altium Designer 10 绘制 PCB 板 创建文件: ...
AD绘图
AD绘图 - 第3章 3.1 实验目的 Altium Designer 绘制基础 1、熟悉 Altium Designer 的设计环境; 2、掌握 Altium Designer 文件管理操...
在Altium Designer画元件封装(超详细)_图文
新版的 Altium Designer10.0,针对于此版本的(也适用于更低的版本)如何画元件封 装的问题,在此特作超详细的图文教程,以便广大学子可以更好的学习和使用 Altium ...
更多相关标签: