当前位置:首页 >> 电子/电路 >>

Capture中文教程16.3


Capture 培训教材

第一章 第二章 第三章 第四章 第五章 第六章 第七章 第八章 第九章 第十章 第十一章 第十二章 第十三章



Capture 文件类型介绍 .....................................................................................2 建立新零件 .......................................................................................................4 修改或调用 Title Block ....................................................................................9 放置零件 .........................................................................................................14 连线(Place wire & Bus) ..................................................................................16 自动编号(Annotate)........................................................................................18 分页符号(Annotate_Add Intersheet References) ......................................23 设计规则检查(Design Rules Check)..............................................................24 产生网表 (Create Netlist) ..............................................................................29 层次电路图的创建及用法 .............................................................................32 产生元件清单(Create Bill of Materials)................................................36 Capture 系统环境设定 ................................................................................41 Capture 设计小技巧 ....................................................................................46

1

第一章 Capture 文件类型介绍
Capture ?设定过 Autobackup 功能后,在保存文件的同时,会产生相对应的备份文件。备份文件 扩展名如下: 电?图:*.DBK 元件库:*.OBK 工程文件的结构与相关文件扩展名:

设计环境

Capture 操作流程步骤
1) 2) 3) 4) 5) 放置器件 (Place Part) 搜索器件(Part Search) 器件建库(New Part) 连线(Wire) 器件标号(Annotate)

2

6) 设计规则检查(Design Rule Check) 7) 定义器件封装名称(PCB footprint) 8) 产生网表(Create Netlist)

Capture 操作命令参考表
打开设计 设定图纸参数 放置器件 修改零件 修改位置号 放置器件 Power 与 Ground 符号 连线或放 bus 线 摆放 net 名称(Net Alias) 自动标示位置号(Annotate) File>New>Design。 Options>Design Template Options>Schematic Page Properties Place>Part 添加或搜索器件 点选想要修改的 ? 件(Parts),然后按 ? 鼠右键(Right Mouse),从弹出的窗体 中选择 Edit Part,编辑。 对 Part Reference 或 Value 直接双击,弹出对话框编 辑。 使用 Place>Power 与 Place>Ground Place>Wire 或 Place>Bus。 Place>Alias ?换窗口到 Project Manager 点选*.dsn(或 Schematic 或 Page)。 Tools>Annotate ?换窗口到 Project Manager。 设计规则检查 (Design Rule Check) 点选*.dsn(或 Schematic 或 Page)。 Tools>Design Rule Check (勾选 View Output 看结果)。 Edit>Browse>DRC Markers 浏览错误点并修正。 添加封装属性(PCB Footprint) 产生网表(Create Netlist) 双击器件或选中器件右键 Edit>Properties。 针对 PCB Footprint 属性设定各元件的封装名称。 Tools>Netlist

Windows 操作方式和快捷键

常用操作方式
移动(Move) 删除(Delete) 框选 选取(Select) 挑选 编辑(Edit) 点选对象,按住鼠标左键?放进?拖曳。 点选对象,按键盘的 Del 键。 按鼠标左键?放,拖?鼠标,将对象群框选住。 按 Ctrl 键?放,并按鼠标左键挑选(取消)对 象。 点选对象,快速双击鼠标左键。

Capture 快捷键
Repeat Redraw Ascend Hierarchy Descend Hierarchy Snap To Grid F4 F5 Shift + A Shift + D 或 按双击鼠标左键 Ctrl + T

3

Copy Paste Cut Save Print Undo Go To… Find Rotate Mirror Horizontally Mirror Vertically Zoom In Zoom Out Place Part Place Wire Place Bus Place Junction Place Bus Entry Place Net Alias Place Text Place Polyline Copy Object Move Object(Drag Mode) Move Object(Break Mode) Del Junction 重迭对象中?换选取,窗口随鼠标任意移动位置

Ctrl + C Ctrl + V Ctrl + X Ctrl + S Ctrl + P Ctrl + Z Ctrl + G Ctrl + F R H V I O P W B J E N T Y Ctrl 物件 Shift ?物件 Alt 物件 对现有的 Junction 上, 再重复摆放 一次。 按住 Tab ?放, 再按鼠标左键点选 重迭的对象,即可?换选取的对象。 按住 ? 放 + 鼠标左键拖 ? 按住 ? 放 + 鼠标左键拖 按住?放 + 鼠标左键拖?

第二章 建立新零件
新建器件库(Create new part)
新建库选择File 》New 》Library

4

在新建的*.olb 上按右键选择 New Part

New Part:建?新器件库 ?New part form spreadsheet:?用表格建?新器件库,适合用于引脚数量较多的器件的建库 ?New symbol:建?新符号如电源、地,标题框等特殊库 ?Library properties:显示 Library 的属性内容 ?Save:保存 ?Save as:另存 New Part 新建器件库

5

?Name:器件库名称 ?Part reference prefix:器件库序号前缀 ?PCB footprint:器件库封装名称 ?Create convert view:包装图转换 ?Multiple-part package:建?多 Section 器件库,将一个器件分为多个部分设计 Parts per Pkg:多 Section 器件库内含 Section 数目 ?Package type: 多 Section 器件库形式 Homogeneous: 各 Section 器件库结构一致 ; Heterogeneous: 各 Section 结构?一致 ?Part Numbering:PIN 序号排序方式 Alphabetic:以英文显示 Numeric:以?字显示 四)定义完成后即进入器件库编辑窗口,这里可以编辑器件库外观与属性

Place>>pin,放置引脚

6

若希望再次进入引脚属性编辑窗口,请点选该引脚后按右键选择 Edit properties 进?编辑引脚属性

放置引脚完成后想要再次编修引脚属性,可按住 Ctrl 键选复选引脚,再在 Edit 菜单下选择Properties

在器件编辑区外双击左键,即会进入器件属性编辑窗口,可将 Pin Names Visible 选择 False ,将其 隐藏起?

7

选取菜单 View》Next Part,可进行该器件的下一个Section的编辑, View》 Package可以列出所有的 Section外形。选择 Edit>>Properties:

在 PIN#栏填入其余尚未定义的 PIN Number,其中 pinGroup 功能为 for Allegro pin swap function ? pin 与 pin 间可于Allegro 中交换位置,则在此栏位中定义相同数值,定义完成后选择 OK:

8

如下图示呈现出所有完成?件库图

保存请选择 File>>Save

第三章 修改或调用 Title Block
修改 Title Block
Capsym.olb 是系统自带的一个symbol库, 它包含的类型有: power symbol、 Hierarchical port、 Title block、Off-page connector,File》 Open 》Library 打开 Capsym.olb

9

Title block系统自带库文件放于安装目录下tools\capture\library 中,找到Capsym.olb文件打开 后,选取与图纸对应的Titleblock编辑

双击某个标题框,进图标题框便捷界面:

10

执? Options 》 Part Properties

出现下图可新增或修改属性

User Properties 窗口中选取

new 的功能键?新增 Property

输入完毕后在新增属性上双击;或选择 Display 属性的显示方式,选取 Value Only 表只显示 Value 的内容,如果 value 没有或暂时空着,则以<”Name”>表示。

11

依照此方法可以自定义很多标题框的属性,如设计名称,设计页数,设计的版本等等。 图框外形的编辑可用如下工具栏来完成:

调用 Title Block
手动放置: 选择 Place》Title Block, 按 Add Library 加载 Library ,双击选中的标题框即可带入原理图。

自动加载:

12

在环境设定 Title Block 的名称及套用属性,当新建 page 时则自动引用设定的图纸标题框; 备注:Design Template 设定套用的图框,是针对后续新建的 Page 有效,对已经存在的 Page 则无 效。 (一) 在菜单栏调用 Option》Design Template》Title Block 设定好 Title Block 的名称、 ?径及属性名称

新增 Page,在图纸的右下角就会出现 Title block 及套用的内容

13

第四章 放置零件
零件放置(Place part)
Place 》 Part(快捷键 P)

14

如果不知道?件放置于哪个?件库时可点选 ?查找,选择后展现出如下窗口:

Search for:搜索?件名称 Path:搜索?件库?径 Libraries:符合搜索条件的的?件库 ?件放放置在电?图后点选需要编辑的?件,按右键选择 Edit Properties ,即可进?编辑属性

在弹出的窗口编辑

15

Place 》Picture 可以将图片导入 Captrue 中。

第五章 连线(Place wire & Bus)
电气连接时需要用到的工具栏:

Place

》 Wire (快捷键 W)

选取连接线后光标会变成+形状,点选需要链接的零件引脚,单击鼠标左键后放开移动?鼠即可? 出一段连线,移动光标,单击目标引脚,连线完成,目标引脚处的连线框消失,则表示该网络已连 接成功。

选择

移动器件,使之对接也可以产生网络连接关系

16

连接关系被修改系统不接受则出现感叹号提示;此功能可防止对象移动,误操作导致连关系变化, 致使连线短?时起到保护作用,如图:

使用

可移动器件,连接关系变化则有小红圆点出现作为提示:

当电路连接出现 T 型连接方式,系统自动创建节点:

选择某段网络连接线,该连接线被高亮,此时可以对线段进行编辑:

按住 Shift 可让线段的方向修改为斜线。 当我们画到一个 IC 器件时其如果连线复杂则无法分辨连接对象,此时就需要使用网?名称?简化其走 线:

17

Place 》Net Alias(快捷键 N)

,添加网络名, 输入网络名,OK 后即可点击对应的走线,将其

放置于走线上方,完成 net name 添加。

Place 》 Bus (快捷键 B)

,可绘制 BUS 总线,Bus name 与普通的网络名称添加方式一样,添

加方式有两种 VD[0-7] 或 VD[0:7],均可表示 VD0 至 VD7 这样 8 条网络。

第六章 自动编号(Annotate)
在 Project Manager 中选择*.dsn (或文件夹 schematic 、Page)

执? Tools 》

Annotate

,或选*.dsn 右键选择 Annotate

18

弹出 Annotate 窗口

?Refdes control required:设定器件标号的范围 ?Scope Update entire design:更新所有 Design 的 Page。 Update selection:更新 Highlight 的 Page。

19

?Action Incremental reference update:对“?”的器件做编号。 Unconditional reference update:对所有器件编号。 Reset part references to “?” :清除所有的器件序号成”?” 。 Add Intersheet References:标示 Page Number 在跨图纸的分页符号上。 Delete Intersheet References:清除 Page Number 在跨图纸的分页符号上。

?Mode Update Occurrences:对 Occurrences 的属性做编辑。 Update Instances:对 Instances 的属性做编辑。(无层次图的电路或简单的层次图电路) ?Annotate Type Default:由左而右由上而下编排?件序号 Left-Right:由左而右编排?件序号 Top-Bottom:由上而下编排?件序号 ?Physical Packaging {Value}{Source Package}{POWER_GROUP}:按前述之属性条件组合成同一?件序号编号。 ?Reset reference numbers to begin at 辑。 in each page:每张 Page 器件都从序号 开始重新编

?Annotate as per PM page ordering:按 Project Manager 的 Page 顺序编序。 Do not change the page number:锁住 Page Number。 ?Annotate as per page ordering in the title blocks:按 title blocks 的 Page Number 顺序 编号。 设定如下,表示电路图上的所有元件,全部重新标号

20

Title Block 也会标示图纸的页数及总页数

需要对每页?件序号有一特定编排, 如:第一页?件序号开头为 1,第二页为?件序号以 100 当开头,…等排序方式。 在项目管?窗口点选*.DSN 后选择 Annotate: 1.勾选 Refdes control required 选项 2.将在 ROOT 中每页图纸设定一范围之?件序号

21

3.在 Action 中选择 Unconditional reference update 则针对图纸所有?件序号做排序

?所指定?件序号范围少于图纸中实际?件数,则会出现错误提示,?件序号范围有问题:

同样的,若使用层次电路图,图纸有?个模块电路图,对其进行编号:

在项目管?窗口点选*.DSN 后选择 Annotate

1.勾选 Refdes control required 选项 2.将在 ROOT 中每阶层式电?方块设定一范围之?件序号

22

3.在 Action 中选择 Unconditional reference update 则针对图纸所有?件序号做排序

第七章 分页符(Annotate_Add Intersheet References)
使用 Off-page connector 连接到到其它页的图纸上,如需显示 Net 的页码于 Off-page 末端的操作方法

项目管?窗口选择执? Annotate 功能,Action 中选择 Add Intersheet Reference

在弹出的对话框设置相应的参数:

23

Place On Off Page Connectors:页码放在 Off Page connectors 上 ?Position:页码的位置 Offset Relative to Port:设定页码与 Off Page connectors(或 Hierarchical Port)距离 Offset Relative to Port name:设定页码与 Off Page connectors name 距离 ?Reset Position X Offset:偏移量设定 ?Format Standard(,2,3) :显示每个?续的页码。 Abbreviated(..3) :?续页码的显示为 ..,?显示每个页码。 Prefix:页码前的符号的前缀。 Suffix:页码后的符号的后缀。 ?Port Type match Matrix: 1.勾选 Place On Off Page Connectors 选项 2.Position 选项中设定欲显示页码的位置与距? 3.Format 选项中设定欲显示页码的方式,Prefix 设定(,Suffix 设定) , 则页码呈现方式被() 包住,?于辨认页码。 4.选择 OK

第八章 设计规则检查(Design Rules Check)
Design Rule Check 检查电?设计是否有问题, 点选(*.dsn)执? Tools 》 Design Rules Check 或是 按 键

24

弹出计规则检查(Design Rules Check)项参数设定界面

设定检查范围

执行电气规则检查 执行物理规则检查

?Scope Update entire design:针对所有 Design 的 Page。 Update selection:针对 Highlight 的 Design folder。 ?Mode Update Occurrences:针对 Occurrences 的属性做编辑。 Update Instances:针对 Instances 的属性做编辑。 ?Action Check Design Rule :对电路图做检查。 Delete existing DRC markers :删除电路图上的 DRC markers。

25

?Electrical Rules

Check Check Check Check Check Check Check Check

single node nets 检查单网络 no driving source and Pin type conflicts 检查无驱动端或 pin 类型冲突 duplicate net names 检查重复的网络名 off-page connector connections 检查分页符连接 hierarchical port connections 检查端口连接 unconnected bus nets 检查未连接的 bus 网络 unconnected pins 检查未连接的 pins SDT compatibility 检查 SDT 兼容,详见 help 菜单

26

?Physical Rules

Check Check Check Check Check Check Check Check Check

power pin visibility 检查电源管脚的显示 missing/illegal PCB Footprint property 检查非法的封装名 Normal Convert view sync 检查 pin number 显示 incorrect Pin_Group assignment 检查错误的 Pin_Group 分配 high speed props syntax 检查高速网络的属性设置 misssing pin numbers 检查无 pin numbers 的器件 device with zero pins 检查零长度引脚 power ground short 检查电源地短路 Name Prop consistency 检查端口网络名的一致性

27

ERC Matrix 无字母:表示允许。黄底 W 字母表 Warning。 红底 E 字母表 Error。 1.鼠标点选改变?态;按 Restore defaults 恢复缺省设置。 2.Unconnected 建议设定为 Warning。点击 ,在 Unconnected 的 Pin 上,表示该 Pin ?检查。

3. Edit》Browse》 DRC Markers 可查看所有的 DRC Markers。

双击每一条记录,可定为到原理图中。 双击原理图中的 DRC Marker, 出现 View DRC Marker 窗口,显示 Warning 或是 Error 的讯息.

28

点选上图标中的 Help 按钮,可以查询 DRC 错误代码的讯息, 输入错误代码后,右边窗口呈现描 述错误发生之原因

第九章 产生网表 (Create Netlist)
创建网表之前请确认一下三件事情: 1) 是否编号 2) 是否通过 DRC 检查 3) 资料属性是否正确,如器件的封装是否填写

29

添加封装属性(PCB Footprint)的操作方法: Edit》Find

在弹出窗口中的 Find What 栏 输入*及 Scope 选择 Parts

查找所有器件在窗口输入*并勾选”parts”及”Highlight”,寻找所有的?件

30

查找到对象后,器件和网络被高亮,选中器件右键选择 Edit Properties,选中 PCB Footprint 属性 栏,即可对其进行添加和编辑。

点选*.DSN>>右键>>Edit Object Properties 也可进入 Footprint 属性编辑

确认以上工作都已处理完毕我们就可以创建网表了:Tools》Create Netlist

31

网表文件存放路径

输入网表的 PCB 文件存放路径 输入网表后的 PCB 文件存放路径

用 Allegro 打开更新后的 PCB 文

第十章 层次电路图的创建及用法
层次电路图:对电?做模块化的分割,以方块图表示,可让您清晰的理解系统架构。 电?设计的方式有两种: Top-down 及 Bottom-up ?种 Top-down 先建?方块图,后建?其所对映的电路图。 复制部分原理图(快捷键 Ctrl+C)

32

Place 》Hierarchical Block 或

创建一个层次图模块,弹出对话框:

位置号

对应电路图的名称

对应电路图的路径

输入完毕后,用?鼠?出方块图

点选方框或

,或 Place 》 Hierarchical Pin,放置端口符号名称:

依次将 Hierarchy Pin 放在矩形框边缘

33

选中矩形框右键选择 Descend Hierarchy,弹出所对应的底层原理图的 page 设置,输入 page 名称

自动产生 对应的 Hierarchy Port 端口符号

在新的电路图中粘帖刚才复制好的原理图,编辑好端口符号。回到顶层图中可以看到模块化层次图 的拓扑结构:

34

Bottom-up 方式 在 Project Manager 选择 New Schematic 新建原理图

输入新原理图的名称,在出现的 Folder 按右键 New Page 在新建原理图中编辑好相关原理图,并点选 Port ,添加需要外接的端口网络

建立子电路图与顶层图之间的关系:

同第一种方式填入相关信息

35

第十一章

产生元件清单(Create Bill of Materials)

在项目管理器窗口, 点选*.dsn、 Schematic 或是 Page 皆可, 执行 Tools>> Create Bill of Materials 命令,在弹出的 BOM 设置元件清单属性。

图 10-1 点选*.dsn、 Schematic 或是 Page 皆可 进入 Bill of Materials 属性编辑窗口,设置 BOM 属性。

36

范围

模式

Line Item Definition: 定义材料清单的内容 Place each part entry on a separate: 材料清单中每个器件信息占一行 Include File: 在材料清单中是否加入其他文件

如果元件清单中,需要添加元件的其它属性信息,如 Price、Vendor…等等,需要进行下面的操作 流程: 打开电?图后在项目管?窗口选择*.dsn,执? Edit>>Browse>>Parts 命令;

在弹出 Brows Properties 窗口中,根据设计需要设定模式;

37

根据电?设计结构(Preferred)设定模式: Occurrences:适用于复杂层次图; 勾选:表?再显示对话框 Instances:平面式电路图及简单层次电路。

点击 OK,执?后即产生元件属性?表;

在上面的列表中,选择所有器件,(可用 Shift 复选;或是直接用?鼠框选),如下图示:

执行 Edit>>Propertie 命令,编辑元件属性;

38

执?该命令后,出现元件库属性,如下图所示;

点击该窗口中 New…,新建元件属性,并在 New Properties 对话框中 Name 栏填入需要添加的属性 名称 (如 Vendor);

点击 OK,设计中元件属性对话框中将多出 Vendor 属性栏,在该栏可以填写各个元件对应该属 性的属性值;

39

点击 OK,完成属性设置。 3、编辑好新增属性之后,在 Project Manager 中,选择*.dsn 项目,执行 Tools>>Create Bill of Materials 命令,在 BOM 设置窗口,添加新增元件属性(如 Vendor)与属性值。

添加新增元件 属性及属性值

其中相关设置如下: (1)Line Item Definition 区域 Header:表示带至 BOM 中的元件属性(如\tVendor) ; Combined property string:对应属性内容值(如\t{Vendor}) ; Place each part entry on a separate line:每个元件都单独?于?同?;

40

Open in Excel:将 BOM 表呈现于 Excel 中; (2)Include File 区域 Merge an include file with report:将含有元件信息的文档带至 BOM 报表中; Combined property string:增加元件属性中需要连接索引的属性(作为 KEY 属性); Include file:指定需要带入 BOM 报表的元件信息; (3)Report 区域 View Output:?用 WordPad 格式开启 BOM 报表。 4、执行完成后,得到含有 Vendor 属性的 BOM 报表如下:

第十二章

Capture 系统环境设定

Preference 环境设定 在原理图页面,执行 Options>>Preference,在 Preference 对话框中设定原理图设计环境,包括以 下几类环境基本设定: 颜色设定 Colors/Print 设定

41

设定是否打印

设定颜色

恢复初始设定

原理图栅格点(Grid Display)设定

原理图绘制 栅格点设定

可视性设定 栅格类型

创建元件库的 栅格点设定

栅格尺寸设定 设定对象是否 抓取栅格点 捕获栅格点的精准度

缩放倍数(Pan and Zoom)设定

42

原理图页面 缩放设定

建库页面缩 放设定

缩放倍数

自动滚动条缩放设定

选择模式(Select)设定

其中 Schematic Page Editor 区域,设定原理图页面框选模式,Part Symbol Editor 区域设定建库页面 框选模式。 Area Select 选择框选模式: Intersecting:框选对象一部分即可选中对象; Fully Enclosed:框选对象全部才能选中对象; Maximum number of objects to display at high resolution while dragging:框选对象的数量超过 设定值,则用方框表示,反之用原有的对象外形表示。 其它环境(Miscellaneous)设定

43

Schematic Page Editor 原理图页面设定区域: Fill Style:设定填充类型, Line Style and Width:设定默认走线形式及宽度, Color:设定默认连线颜色, Junction Dot Size:设定原理图中连接点的尺寸, Part and Symbol Editor 建库页面设定区域与上面原理图设定类似,不再赘述; Session Log:设定信息提示栏字体; Docking:设定 Place Part 元件放置窗口是否锁定; Find:设定搜寻对象窗口的切换; Text Rendering:设定文字 True Type 格式; Auto Recovery:设定项目自动保存格式; Auto Reference 元件编号设定区域: Automatically reference placed parts:设定放置元件时是否自动以递增方式自动编号, Preserve reference on copy:设定复制元件时是否保持元件标号不变; Intertool communication:设定是否允许原理图与 PCB 直接交互式探查; Wire drag:设定拖动元件时是否允许元件连接关系发生改变。 文本编辑环境(Text Editor)设定

44

Syntax Highlighting 高亮设定区域,设定 Keywords、Comments 等属性高亮颜色,Tab Setting 设定间 距空格数;Current Font Setting 设定默认字体和颜色。 Template 环境设定 此选项设定完后,会自动用于新的原理图与元件,而不更新已有设计,因此需要在设计初始阶段设定。 字体(Fonts)设定,执行 Options>>Design Template>>Fonts,设定各类字体;

字体

对象

原理图页面(Page Size)设定,Design Template>>Page Size 窗口;

45

单位

页面尺寸设定

自动备份(Auto back)设定 (1)执行 Options>>Auto back 命令,在自动备份窗口设定项目自动备份参数:

Backup time(in Minutes) :在操作*.DSN 或*OLB 时,设定备份一次文件的时间; No of backups to keep:设定 back time 时间内备份文件数量; Directory for backups:设定文件备份?径。 (2)备份文件: *.DBK:*.DSN 的备份文件 *.OBK:*.OLB 的备份文件

第十三章

Capture 设计小技巧

1.Off page connecter 与 hierarchy port 的比较 共同点:两者均可用来实现不同页面之间相同网络的连接; 不同点:hierarchy port 可以实现层次电路中,上层模块与下层子电路的连接,Off page connecter 不 能实现这一功能。 如下图所示,off page connector A/B 实现页面之间的连接,hierarchy port x 实现了 A_TEST 与子电 路 BB 之间的层次连接。

46

Capture 原理图中,可视为连接正常的情形如下: (1)平坦式电?图: Net Alias 与 Net Alias 相同,且在同一张图; Net Alias 与 Off-page Connector 名称相同,且在同一张图; Off-page Connector 与 Off-page Connector 名称相同,且在?同一张图。 (2)层次电路图: Hierarchy Block 的 Hierarchy Pin 与 Hierarchy Port 同名,实现上下层连接; Net Alias 与 Port 在同一张图(上层电路) ; Port 与 Port 在同一张图或?同一张图(在同一个电路文件夹 Schematic 内)。 2.全局元件替换(Globle Replace) 在电?图中可一次编辑好欲替换的 hierarchical ports 或 hierarchical pins 及 net Alias。 在原理图中选择工具中的 Edit》Global Replace;

在弹出的 Global Replace 对话框中设置相关替换参数如下,如下图;

47

Find what:填写想要替换掉的对象名称; Replace with:替换后对象的名称; Match Case:勾选此项,则大小写视为不同网络名称; Scope 替换范围设定: Entire Design:替换整个设计文档; Current page only:目前此张原理图作替换; Object Type 设定替换的对象类型:Hierarchical Port,Hierarchical pin,Net Aliases。 3.Design Cache 的应用 在电?图上摆放过的元件都会存放在 Design Cache 设计缓冲区,?用 Design Cache 可以作以下运用: Cleanup Cache:清除已?存在原理图上的元件,保?目前原理图中使用的元件。 在项目管?窗口下点选 Design Cache》Cleanup Cache 命令;

出现下面提示信息,告诉我们执? Cleanup Cache 动作后,将会储存现在的电路图?态,选择“yes” 即可清除原理图中现在没有的元件。

Update Cache:当元件摆放到原理图上后,此元件若发生修改,可?用此方式将图纸上的元件替换成相

48

同?径相同元件库中已修改好的名称相同的元件。 原理图中摆放元件;

我们将元件库的相同元件由左图修改成右图;

需要原理图与元件库实现统一,就需要将原理图中的该元件更新为新的外形,使用 Update Cache 命令即 可;

49

确定更新 Design Cache 后,原理图页面中的元件就会被更新。

Replace Cache:将原理图上已有的元件替换成?同元件库中的元件。 如下图所示电?,欲将 IRF50 替换成别的元件库下的 IRF50;

在项目管?器窗口,在 Design Cache 中选择该元件,执行 Replace Cache 命令;

50

出现 Replace Cache 对话窗口,进行相关参数设置;

其中 New Part Name:选择替换的新元件名称;Part Library:选择用来替换的新元件库;Preserve schematic part properties:表示保?原理图上元件属性;Replace schematic part properties:将 原理图上元件属性替换成新元件上的属性;Preserve Refdes:保?原设计中的元件位号。 选 择 替 换 元 件 名 称 与 其 存 放 的 元 件 库 , ? 要 保 ? 原 元 件 属 性 则 选 择 Preserve schematic part properties;

回到原理图中,就可发现元件已被替换,且保??原来元件的相关属性。

51

4.Heterogeneous 分立元件编号 如下图示,使用两组以上相同 heterogeneous 复合式分立元件(分别为 U1A,U4B,U2A,U4B) , 如果进 ?重新 annotate 编号,如下图:

由于这两个 heterogeneous part 上的属性及其内容值都完全一致,因此,软件无法辨别哪些 parts 是属 于一个元件,会发生错误讯息。

52

要解决该问题,我们需要为元件新增 group 属性,用来指定哪些 parts 属于一个元件,这样才可以正确 进行编号。 选择出现错误的该元件;

执行 Edit/Properties 命令;

在元件属性对话框中,添加 group 属性;

53

在元件新增属性中填入相应的属性值,将需要编号在同一个元件中的几个 Parts 设定相同的 group 值即 可;

执行 Annotate 命令,就可以看到最新的元件编号。

54

5.利用表格创建元件库(New symbol from spreadsheet) 此功能可以由 EXCEL 或 PDF 中的表格来生成新的元器件,适合于大规模多引脚器件。具体实现过程如下 面的介绍。 选择想要保存元件的库*.OLB 文件,右击选择 New Part from Spreadsheet 选项,弹出 New Part Creation from Spreadsheet 窗口;

在其中填入元件引脚信息,可由 Excel 表格导入;

55

点击 Save 即可创建新的元件。 增强的 Capture 与 PCB Editor 间交互式探查功能 Capture 与 PCB Editor 摆放元件时可直接于 Capture 原理图中框选欲摆放的元件,则 PCB Editor 手动 放置元件窗口中对应的元件则可同步被选取。

结束语:本教材详细介绍了 Capture 的使用方法,在 Help 系统中有生动的小电影作为教材,对每 一个功能点做了演示。

56


相关文章:
Capture中文教程16.3.pdf
Capture中文教程16.3 - Capture 培训教材 目 第一章 第二章
CIS_ORCAD_capture16.3_配置本地数据库最详细,最合面,....pdf
CIS_ORCAD_capture16.3_配置本地数据库最详细,最合面,个人总结,可行_互联网_...如有不清楚可,结合别三个文件:CIS 配置本地数据库操作、Capture 基础教程及 ...
orcad16.3在win7下的安装破解(完整版)_图文.pdf
orcad16.3在win7下的安装破解(完整版) - orcad16.3 破解安装说明 Cadence OrCAD Capture 版本已经升到 16.3 了,功能更强大 以下是 liangt...
orcad+16.3安装和破解方法_图文.pdf
orcad+16.3安装和破解方法 - orcad 16.3 安装和破解方法 2010-06-01 00:59 以下是我安装和破解 orcad 16.3 的详细步骤。很多朋友有程序,也有破解,但...
Cadence16.3安装教程.pdf
Cadence16.3安装教程 - pdf详细介绍了Cadence16.3的安装过程... Cadence16.3 安装教程先将安装软件放在自己本地...在安装目录下的 “\SPB_16.3\tools\capture”...
orcad16.3在win7下的安装破解(完整版)_图文.doc
orcad16.3在win7下的安装破解(完整版) - orcad16.3 破解安装说明 Cadence OrCAD Capture 版本已经升到 16.3 了,功能更强大 以下是 liangt...
CADENCE16.3软件使用_图文.ppt
(⊙_⊙) 原理图有可能出现以下问题:打开原理图时,桌面任务栏只会出现 Capture...发票软件使用教程1.0.3 39页 免费 喜欢此文档的还喜欢 Allegro16.3PCB设计...
cadence 16.6转16.5、16.3版本方法.doc
cadence 16.6转16.5、16.3版本方法 - 如果还在为cadenc
orcad16.3在win7下的安装破解(完整版)_图文.doc
orcad16.3 破解安装说明 Cadence OrCAD Capture 版本已经升到 16.3 了,功能更强大 以下是 liangteng.com 整理了 orcad 16.3 的安装和破解详细步骤。网上的教程...
Capture 16.5精简版安装方法.txt
1、点击capture16.5精简版直接安装; 2、设置默认的license.dat路径; 3、将安装目录D:\Program Files\ORCAD16.5\tools\bin下的.dll文件拷贝到c:\windows\system...
OrCAD16.3版原理图绘制并生成网表-by龙治铭.doc
OrCAD16.3版原理图绘制并生成网表-by龙治铭 - OrCAD Designer capture (原理图绘制软件 原理图绘制软件) 原理图绘制软件 一、创建新的元件: 创建新的元件:...
从capture到allegro的pcb最简单教程.txt
capture到allegro的pcb最简单教程 - 从capture到allegro的pcb最简单教程 工具是cadence16.3 candence-》release16.3-》desig...
60分钟学会OrCAD中文教程.pdf
60分钟学会OrCAD中文教程_信息与通信_工程科技_专业资料...3- 60 分钟学会 OrCAD Capture CIS 设置成你喜欢...16 - 60 分钟学会 OrCAD Capture CIS 双击 part ...
Cadence spb16.3学习笔记1_原理图.doc
Cadence spb16.3学习笔记1_原理图_计算机软件及应用_IT/计算机_专业资料。cadence 学习笔记 1__原理图打开 Design Entry CIS 或 OrCAD Capture CIS 组件,选择 ...
Cadence16.3原理图输出篇.pdf
Cadence16.3原理图输出篇 - Cadence allegro 16.3 原理图设计教程(输出篇) 厦门大学电子实训基地 严新金 2011年4月26日 一:添加footprint 属...
Cadence 16.3 安装步骤.doc
在开始/程序菜单中打开 Cadence /or CAD capture CIS 如下图: 10、在开始/...Cadence16.3安装教程 13页 1下载券 Cadence SPB 16_3 安装说... 10页 2...
Capture_NX2使用手册_图文.pdf
Capture_NX2使用手册_设计/艺术_人文社科_专业资料。摄像教程 软件 用户手册 Ck.... . . 150 第 3 章-目录 5 第 16 章 照片信息 直方图 . . . . . ...
Orcad详细安装教程.doc
Orcad详细安装教程_电子/电路_工程科技_专业资料。Orcad软件详细安装教程 Cadence OrCAD Capture 版本已经升到 16.3 了,功能更强大 以下是 liangteng.com 整理了 ...
60分钟学会OrCAD中文教程(SIG007版).pdf
60分钟学会OrCAD中文教程(SIG007版) - 60 分钟学会 OrCAD Capture CIS 于博士信号完整性研究网 www.sig007.com 60 分钟学会 OrCAD C...
60分钟学会OrCAD Capture CIS入门.pdf
- 37 16.3 元件的旋转......Capture CIS 11 不同页面间建立互联的方法使用 offpage connector。 选中右侧...OrCAD Capture 教程 66页 1下载券 Orcad_Capture_...
更多相关标签: